PCBLAYOUT規范PCBLayout整個流程是:網表導入-結構繪制-設計規劃-布局-布線-絲印調整-Gerber輸出。1.1網表導入網表導入子流程如下:創建PCB文件→設置庫路徑→導入網表。創建PCB文件(1)建立一個全新PCBLayout文件,并對其命名。(2)命名方式:“項目名稱+日期+版本狀態”,名稱中字母全部大寫,以日期加上版...
查看詳細 >>等長線處理等長線處理的步驟:檢查規則設置→確定組內長線段→等長線處理→鎖定等長線。(1)檢查組內等長規則設置并確定組內基準線并鎖定。(2)單端蛇形線同網絡走線間距S≥3W,差分對蛇形線同網絡走線間距≥20Mil。(3)差分線對內等長優先在不匹配端做補償,其次在中間小凸起處理,且凸起高度<1倍差分對內間距,長度>3倍差分線寬,(4)差分線對...
查看詳細 >>DDRII新增特性,ODT( On Die Termination),DDR匹配放在PCB電路板上,而DDRII則把匹配直接設計到DRAM芯片內部,用來改善信號品質,這使得DDRII的拓撲結構較DDR簡單,布局布線也相對較容易一些。說明:ODT(On-Die Termination)即芯片內部匹配終結,可以節省PCB面積,另一方面因為數據...
查看詳細 >>布局整體思路(1)整板器件布局整齊、緊湊;滿足“信號流向順暢,布線短”的原則;(2)不同類型的電路模塊分開擺放,相對、互不干擾;(3)相同模塊采用復制的方式相同布局;(4)預留器件扇出、通流能力、走線通道所需空間;(5)器件間距滿足《PCBLayout工藝參數》的參數要求;(6)當密集擺放時,小距離需大于《PCBLayout工藝參數》中的...
查看詳細 >>工藝、層疊和阻抗信息確認(1)與客戶確認阻抗類型,常見阻抗類型如下:常規阻抗:單端50歐姆,差分100歐姆。特殊阻抗:射頻線單端50歐姆、75歐姆隔層參考,USB接口差分90歐姆,RS485串口差分120歐姆。(2)傳遞《PCBLayout業務資料及要求》中的工藝要求、層疊排布信息和阻抗要求至工藝工程師,由工藝工程師生成《PCB加工工藝要...
查看詳細 >>絲印調整,子流程:設置字符格式→調整器件字符→添加特殊字符→添加特殊絲印。設置字符格式,字符的寬度/高度:1/3盎司、1/2盎司(基銅):4/23Mil(推薦設計成4/25Mil);1盎司(基銅):5/30Mil;2盎司(基銅):6/45Mil;字高與字符線寬之比≥6:1。調整器件字符(1)字符與阻焊的間距≥6Mil。字符之間的距離≥6M...
查看詳細 >>導入網表(1)原理圖和PCB文件各自之一的設計,在原理圖中生成網表,并導入到新建PCBLayout文件中,確認網表導入過程中無錯誤提示,確保原理圖和PCB的一致性。(2)原理圖和PCB文件為工程文件的,把創建的PCB文件的放到工程中,執行更新網表操作。(3)將導入網表后的PCBLayout文件中所有器件無遺漏的全部平鋪放置,所有器件在PC...
查看詳細 >>工藝方面注意事項(1)質量較大、體積較大的SMD器件不要兩面放置;(2)質量較大的元器件放在板的中心;(3)可調元器件的布局要方便調試(如跳線、可變電容、電位器等);(4)電解電容、鉭電容極性方向不超過2個;(5)SMD器件原點應在器件中心,布局過程中如發現異常,通知客戶或封裝工程師更新PCB封裝。布局子流程為:模塊布局→整體布局→層疊方...
查看詳細 >>DDR的PCB布局、布線要求1、DDR數據信號線的拓撲結構,在布局時保證緊湊的布局,即控制器與DDR芯片緊湊布局,需要注意DDR數據信號是雙向的,串聯端接電阻放在中間可以同時兼顧數據讀/寫時良好的信號完整性。2、對于DDR信號數據信號DQ是參考選通信號DQS的,數據信號與選通信號是分組的;如8位數據DQ信號+1位數據掩碼DM信號+1位數據...
查看詳細 >>導入網表(1)原理圖和PCB文件各自之一的設計,在原理圖中生成網表,并導入到新建PCBLayout文件中,確認網表導入過程中無錯誤提示,確保原理圖和PCB的一致性。(2)原理圖和PCB文件為工程文件的,把創建的PCB文件的放到工程中,執行更新網表操作。(3)將導入網表后的PCBLayout文件中所有器件無遺漏的全部平鋪放置,所有器件在PC...
查看詳細 >>Gerber輸出Gerber輸出前重新導入網表,保證終原理圖與PCB網表一致,確保Gerber輸出前“替代”封裝已更新,根據《PCBLayout檢查表》進行自檢后,進行Gerber輸出。PCBLayout在輸出Gerber階段的所有設置、操作、檢查子流程步驟如下:Gerber參數設置→生成Gerber文件→IPC網表自檢。(1)光繪格式R...
查看詳細 >>DDR的PCB布局、布線要求4、對于DDR的地址及控制信號,如果掛兩片DDR顆粒時拓撲建議采用對稱的Y型結構,分支端靠近信號的接收端,串聯電阻靠近驅動端放置(5mm以內),并聯電阻靠近接收端放置(5mm以內),布局布線要保證所有地址、控制信號拓撲結構的一致性及長度上的匹配。地址、控制、時鐘線(遠端分支結構)的等長范圍為≤200Mil。5、...
查看詳細 >>